Bibliothèques écrites en Verilog

picorv32

PicoRV32 - Un processeur RISC-V à taille optimisée.
  • 2.1k
  • ISC

verilog-ethernet

Composants Ethernet Verilog pour l'implémentation FPGA.
  • 1.2k
  • MIT

hdl

Bibliothèques et projets HDL.
  • 987
  • GNU General Public License v3.0

corundum

Carte réseau et plate-forme open source basées sur FPGA pour le calcul en réseau.

zipcpu

Un noyau souple CPU RISC petit et léger.
  • 862

oh

Bibliothèque Verilog pour les concepteurs d'ASIC et de FPGA (par aolofsson).
  • 814
  • MIT

serv

SERV - Le processeur SErial RISC-V.

verilog-axi

Composants Verilog AXI pour l'implémentation FPGA.
  • 678
  • MIT

uhd

  • 672
  • GNU General Public License v3.0

openlane

OpenLane est un flux RTL vers GDSII automatisé basé sur plusieurs composants, notamment OpenROAD, Yosys, Magic, Netgen, Fault et des scripts de méthodologie personnalisés pour l'exploration et l'optimisation de la conception.
  • 635
  • Apache License 2.0

vortex

  • 596
  • BSD 3-clause "New" or "Revised"

openc910

OpenXuantie - OpenC910 Core.
  • 590
  • Apache License 2.0

open-fpga-verilog-tutorial

Apprenez à concevoir des systèmes numériques et à les synthétiser dans un FPGA en utilisant uniquement des outils open source.
  • 563
  • GNU General Public License v3.0 only

riscv

RISC-V CPU Core (RV32IM) (par ultraembedded).
  • 557
  • BSD 3-clause "New" or "Revised"

apio

:seedling: Écosystème open source pour les cartes FPGA ouvertes.

microwatt

Un petit softcore Open POWER ISA écrit en VHDL 2008.
  • 502
  • GNU General Public License v3.0

verilog-pcie

Composants Verilog PCI express.
  • 477
  • MIT

riscv-formal

Cadre de vérification formelle RISC-V.
  • 418
  • ISC

biriscv

Processeur RISC-V superscalaire 32 bits.
  • 416
  • Apache License 2.0

wb2axip

Ponts de bus et autres bric-à-brac.
  • 303

litepcie

Faible encombrement et noyau PCIe configurable.
  • 296
  • GNU General Public License v3.0

basejump_stl

BaseJump STL: une bibliothèque de modèles standard pour SystemVerilog.
  • 294
  • GNU General Public License v3.0

vroom

VRoom! Processeur RISC-V (par MoonbaseOtago).
  • 288
  • GNU General Public License v3.0

convolution_network_on_FPGA

Accélération CNN sur virtex-7 FPGA avec verilog HDL.
  • 277

FPGA-Litecoin-Miner

Un mineur litecoin scrypt implémenté avec une mémoire sur puce FPGA.
  • 269
  • GNU General Public License v3.0 only

CFU-Playground

Vous voulez un processeur ML plus rapide? Fais le toi-même! -- Un cadre pour jouer avec des opcodes personnalisés pour accélérer TensorFlow Lite pour microcontrôleurs (TFLM).
  • 264
  • Apache License 2.0

apicula

Project Apicula 🐝: documentation bitstream pour les FPGA Gowin.
  • 223
  • MIT

f4pga-examples

Exemples de conceptions montrant différentes manières d'utiliser les chaînes d'outils F4PGA.
  • 199
  • Apache License 2.0

openc906

OpenXuantie - OpenC906 Core.
  • 164
  • Apache License 2.0

wbuart32

Un contrôleur UART simple, basique et formellement vérifié.
  • 162
  • GNU General Public License v3.0 only